Gaia

XSLaren edukia

Sistema digitalen arkitekturak komunikazioetarako

Gaiari buruzko datu orokorrak

Modalitatea
Ikasgelakoa
Hizkuntza
Gaztelania

Irakasgaiaren azalpena eta testuingurua

Sistema edo azpi-sistema digitaleen konexioak dira zati garrantzitsua sistema digitaleen arloan. Beraz, garrantzitsua da sistema horien arteko komunikazioak ezartzeko moduak ezagutzea.

Gainera, Sistema oso Integratuaren (System-on-Chip SoC) erabilera hedatuago izanez, hauekin diseinatzeko teknika bereziak ezagutu eta menderatu behar dira.

Ikastaro honek xedea honako helburu hauek betetzeko:

-Sistema digital aurkitzen diren komunikazio ezaugarri ohikoenak ezagutzea.

-Komunikazio digitalean interfazeak erabiltzen diren kudeaketa-sistema metodoak ezagutzea.

-Komunikazio digitalen sistemaren diseinuan erabilitako metodoak ezagutzea.





Irakasleak

IzenaErakundeaKategoriaDoktoreaIrakaskuntza-profilaArloaHelbide elektronikoa
ZULOAGA IZAGUIRRE, AITZOLEuskal Herriko UnibertsitateaUnibertsitateko Irakaslego TitularraDoktoreaElebakarraTeknologia Elektronikoaaitzol.zuloaga@ehu.eus

Gaitasunak

IzenaPisua
Desarrollar la capacidad para diseñar sistemas de comunicaciones que respondan a determinadas especificaciones.40.0 %
Capacidad de aplicar metodologías modernas y buenas prácticas en el desarrollo de productos tecnológicos.20.0 %
Habilidades de documentación de circuitos electrónicos y transferencia de conocimiento mediante el uso de lenguajes de descripción de hardware 20.0 %
Capacidad de aplicar conocimientos básicos de sistemas digitales en el desarrollo de sistemas en dispositivos electrónicos integrados.20.0 %

Irakaskuntza motak

MotaIkasgelako orduakIkasgelaz kanpoko orduakOrduak guztira
Magistrala606
Ordenagailuko p.3967.5106.5

Irakaskuntza motak

IzenaOrduakIkasgelako orduen ehunekoa
Azalpenezko eskolak6.0100 %
Lanak ekipo informatikoekin106.535 %

Ebaluazio-sistemak

IzenaGutxieneko ponderazioaGehieneko ponderazioa
Bertaratzea eta Parte-hartzea0.0 % 10.0 %
Lan praktikoak90.0 % 100.0 %

Irakasgaia ikastean lortuko diren emaitzak

Ikastaroaren ondorioz, ikasleak zirkuitu errealak garatzeko jarraibideak ikasiko ditu VHDL hardwarea deskribatzeko lengoaiaren bidez eta beraien simulaziorako proba-banku birtualak garatzeko jarraibideak ikasiko ditu. Ezinbestekoa da ikasleak VHDL oinarrizko lan modalitate ezberdinen arteko ezagutzea. VHDL lenguaiarekin lan egiteko erabiliko den plataforma "Vivado" izango da simulazio motan. Ikaslea lan-plataforma honekin ezagutzea masterreko gainerako irakasgaietarako aurreko urratsa izango da.

Bistan denez, zirkuituen eta proben bankuen garapena komunikazio digitaleko sistemetara bideratuko da.



Ohiko deialdia: orientazioak eta uko egitea

Ikaketa etengabeko ebaluazioa bitartez egingo da, proposatutako ariketak amaitu batera. Ariketa horiek egon eskolako azken eguna baino lehen entregatu behar dira.

Gaiaren dimisioa ikastaroaren 9. astea baino lehen idatziz jakinarazi beharko da.

Ezohiko deialdia: orientazioak eta uko egitea

Ezohiko deialdian, ikasleak azterketa bat egin beharko du, hau da, sistema digital jakin bat eta dagokion proba-bankua VHDL lengoaian garatu beharko ditu ikastaroan erabilitako aplikazio informatikoaren bidez.

Irakasgai-zerrenda

1. Ikastaroa Sarrera

2. VHDL aurreratua sistema digitalak diseinatzeko

3. Komunikazio digitaleen sarrera

4. Komunikazio interfazeak kudeaketa

5. Akatsa komunikazioetan manipulazioa

6. Prozesadore FPGA barruan



Bibliografia

Nahitaez erabili beharreko materiala

-Kurtso apunteak.



-Ordenadore pertsonala.



-Vivado programa ikasleen bertsioan deskribapenak VHDL lenguaian simulatzeko.



Oinarrizko bibliografia

-A. Zuloaga. "Apuntes de Arquitecturas de Sistemas Digitales para Comunicaciones".

Publicaciones ETSI



Gehiago sakontzeko bibliografia

-R. Jasinski. Effective coding with VHDL" The MIT Press, 2016.



-W. Buchanan. "Computer busses. Design and application". Ed. Arnold, 2000.



-Z. Navabi. "VHDL : analysis and modeling of digital systems", McGraw-Hill, 1993.



-Pong P. Chu. "RTL Hardware Design Using VHDL: Coding for Efficiency, Portability, and Scalability". Ed. Wiley- IEEE Press, 2006.



-Fernando Pardo y José A. Boluda. "VHDL. Lenguaje para síntesis y modelado de circuitos". Ed. ra-ma, 1999.



-Kevin Skahill. "VHDL for Programmable Logic", Ed. Addison-Wesley, 1996.



Estekak

http://www.uio.no/studier/emner/matnat/ifi/INF3430/h11/undervisningsmateriale/roarsk/INF3430_Xilinx_design_techniques.pdf



http://webdocs.cs.ualberta.ca/~amaral/courses/329/labs/coding_guidelines_013003.doc



http://osorio.wait4.org/SSC0113/VHDL/VHDL-Reference-Brown-Vranesic.pdf



http://es.scribd.com/doc/43059105/Sync-and-Asyc-FIFO - scribd







XSLaren edukia

Iradokizunak eta eskaerak